亚阈值SRAM PUF单元、芯片顶层架构及不可靠位检测方法

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
亚阈值SRAM PUF单元、芯片顶层架构及不可靠位检测方法
申请号:CN202410725127
申请日期:2024-06-05
公开号:CN118694519A
公开日期:2024-09-24
类型:发明专利
摘要
本发明提出一种亚阈值SRAM PUF单元、芯片顶层架构及不可靠位检测方法,亚阈值SRAM PUF单元包括,包括晶体管一、晶体管二、晶体管三、晶体管四和非门,晶体管一和晶体管二采用交叉耦合结构形成正反馈回路,晶体管三和晶体管四组成一组泄露晶体管,正反馈回路上设置有互补输出的信号点一和信号点二,晶体管三和晶体管四分别连接信号点一和信号点二,并通过非门来控制晶体管三和晶体管四的通断。本发明提出的亚阈值SRAM PUF单元可以将传统SRAM PUF的双稳态结构转化为单稳态结构,并利用交叉耦合PMOS对降低噪声提高原生可靠性。
技术关键词
晶体管 交叉耦合结构 信号 电路 芯片 译码器 接地线 双稳态结构 位线 节点 电源线 单稳态 偏差 阵列 时钟 电压 回路 模块 输入端 布局