摘要
本发明提供一种基于FPGA的全芯片位流仿真方法及架构,包括:获取位流仿真文件;利用脚本文件对位流仿真文件进行解析,以得到位流数据;根据位流数据配置用户激励,并选择仿真路径;根据选择的仿真路径,对仿真端口赋值;根据用户激励和仿真端口的赋值进行全芯片位流仿真。通过脚本文件对位流仿真文件进行解析,并配置用户激励、对仿真端口赋值,无需依赖FPGA电路的子节点,减少了文件输入,提高了环境验证的正确度;在对仿真端口赋值时,可以以并行的方式将位流数据灌入对应的仿真端口,有效缩短了加载时间,提高了仿真测试效率,解决了现有全芯片位流仿真方法效率低且环境验证正确度差的问题。