摘要
本发明提供了一种基于共享器件的集成电路高效设计方法,涉及集成电路设计技术领域,包括获取所有标准单元的关键数据信息,并进行共性分析,得到目标共性识别部分;利用所述目标共性识别部分设计初始编辑单元模板;对所述初始编辑单元模板进行仿真测试,并根据测试结果对初始编辑单元模板进行优化调整,得到可编辑单元模板;根据集成电路的设计需求,调取相匹配的可编辑单元模板进行编辑修改。通过基于抽取标准单元设计的共性部分,采用阵列形式建立可编辑模板,用于集成电路设计时编辑与套用模板,可有效实现降低原始投入成本、提高集成电路设计效率和质量的同时保证电路高效能。