摘要
本发明公开了一种基于FPGA的频率测量装置,属于时间频率技术领域。包括FPGA模块,所述FPGA模块连接分频器、MCU模块和TDC模块,所述MCU模块连接TDC模块;所述FPGA模块用于接收分频器输出的分频时钟信号和基准源信号,并对分频时钟信号进行测量得到第一测量结果输出到MCU模块,对基准源信号进行分频得到分频基准信号输出到TDC模块;所述分频器用于将输入时钟信号分频为分频时钟信号;所述MCU模块用于在接收到第一测量结果后控制FPGA模块输出第一时钟信号到TDC模块;所述TDC模块用于在接收到分频基准信号和第一时钟信号后进行测量得到测量时差并输出到MCU模块;根据测量时差计算输入时钟信号的频率。减少了仪器的成本,体积小方便携带,便于测试且测量范围宽、精度高。