摘要
本发明公开了一种TTE融合以太网的测试数据时延确定性传输方法,包括:利用FPGA遵循TTE协议中设计时间同步核心模块,该模块能够对接收的协议控制帧PCF进行处理,实现多节点的高精度时间同步,采用命令‑条件交互的方法实现对状态和其他核心信号的控制;利用结合截止优先的最大匹配算法生成调度表,包括调度参数输入、周期计算、最短路径计算、截止优先预处理、最大匹配排序、消息分配、冲突检测和调度表加载八个步骤;利用FPGA将调度表加载到调度配置模块,融合以太网传输,对链路进行周期性的时隙分配,确保时间同步的稳定性和测试数据传输的时延确定性。本发明能在减少实时数据丢包率的前提下均衡链路负载。