摘要
本发明公开了用于RDMA存储网络的逐级反压机制及其实现方法,涉及计算机网络通信技术领域,包括:硬件架构,包括用于根据网络拥塞情况实时生成反压信号的反压信号生成器,以及信号传输线路;接收模块,用于接收反压信号、网络拥塞情况和数据流量;处理模块,用于处理反压信号,基于网络拥塞情况和数据流量计算反压信号的强度和传播范围。通过设计专门的硬件架构、优化存储节点结构以及开发高效算法,能够实现对网络拥塞的快速响应和精准控制。反压信号生成器和信号传输线路确保了反压信号的及时产生和准确传播,存储节点的反压信号接收模块和处理单元则提升了响应速度。