基于DSP-FPGA的断路器分合闸速度检测方法
# 热门搜索 #
大模型
人工智能
openai
融资
chatGPT
AITNT公众号
AITNT APP
AITNT交流群
搜索
首页
AI资讯
AI技术研报
AI监管政策
AI产品测评
AI商业项目
AI产品热榜
AI专利库
寻求报道
基于DSP-FPGA的断路器分合闸速度检测方法
申请号:
CN202411894178
申请日期:
2024-12-20
公开号:
CN119716523A
公开日期:
2025-03-28
类型:
发明专利
摘要
本发明提供一种基于DSP‑FPGA的断路器分合闸速度检测方法、系统、存储介质和电子设备,涉及断路器分合闸速度检测领域。本发明在无需改变断路器操动机构内部结构的前提下,采用机器视觉技术,设计非接触式的快速检测方法准确计算断路器分合闸的速度曲线。并且,充分利用DSP的高效计算能力和FPGA的灵活数据传输能力,实现了高效的数据处理和传输。此外,本发明部署于嵌入式平台上,便于现场应用,受设备所处环境条件影响较小。
技术关键词
断路器分合闸速度
滤波器模型
HOG特征
嵌入式平台
滤波算法
行程曲线
控制显示器
断路器操动机构
贝叶斯滤波器
视频帧
摄像模块
多通道特征
快速检测方法
机器视觉技术
参数