一种基于昇腾处理器和FPGA的探-识-通一体化硬件系统及使用方法
申请号:CN202411935454
申请日期:2024-12-26
公开号:CN119758346A
公开日期:2025-04-04
类型:发明专利
摘要
一种基于昇腾处理器和FPGA的探‑识‑通一体化硬件系统及使用方法,基于昇腾处理器和FPGA的探‑识‑通一体化硬件系统包含智能数据处理子系统和信号采集处理子系统;其中信号采集处理子系统包含FPGA模块和模拟前端模块,负责探测‑通信信号的调制,回波信号的采集、解码和传输优化;智能数据处理子系统包含Atlas 200I A2加速模块,负责解析声呐信号、识别声呐图像、发送控制命令;本发明有效解决了传统方案中实时性不足、数据处理能力有限的问题,还有效提升了系统的智能化程度和集成度,适合未来智能化水下探测与通信系统的应用。
技术关键词
高速总线接口
智能数据处理
硬件系统
线性调频信号
子系统
OFDM符号
发射换能器
前端模块
达芬奇架构
滤波模块
复位单元
SD卡
FPGA芯片
处理器
Linux操作系统
通信信号采集
消除符号间干扰