一种芯片间通信的时钟网络架构及其通信方法

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
一种芯片间通信的时钟网络架构及其通信方法
申请号:CN202510219881
申请日期:2025-02-26
公开号:CN120256361A
公开日期:2025-07-04
类型:发明专利
摘要
本发明提供一种芯片间通信的时钟网络架构及其通信方法,涉及集成电路技术领域。所述芯片间通信的时钟网络架构包括:时钟生成模块、相位控制器、多个时钟通道和多个接口模块,所述时钟通道与所述接口模块一一对应;所述时钟生成模块与所述相位控制器电连接,所述相位控制器与所述接口模块通过所述时钟通道相连;所述时钟生成模块,用于生成主时钟信号;所述相位控制器,用于接收所述时钟生成模块传递的所述主时钟信号,对传递到不同时钟通道中的所述主时钟信号进行时钟偏斜处理得到通道时钟信号;所述时钟通道,用于将所述通道时钟信号传递到对应的所述接口模块,能够降低并行接口中的同步翻转噪声。
技术关键词
时钟网络架构 相位控制器 时钟缓冲器 接口模块 反相器 通道 P型晶体管 信号 差分对放大器 选通开关 芯片 同步翻转噪声 通信方法 恒流源 集成电路技术 传输路径 阵列
系统为您推荐了相关专利信息
芯片测试系统 子系统 芯片测试方法 测试机 待测芯片
深度学习优化 扩张状态观测器 动态系统模型 参数随时间 深度学习模型优化
高压栅极驱动电路 开关器件 电平移位电路 噪声滤波电路 输入端
计算机 电压 输出端 反相器 平台路径控制器
人脸识别控制方法 图像采集模块 深度感知相机 图像处理模块 姿态估计