摘要
本申请实施例提供一种基于大语言模型的处理器微架构优化方法。其中,方法包括如下的步骤:获取初始设计点;根据以所述初始设计点设计的处理器的运行统计信息和关键指标值以及所述初始设计点对应的微架构参数配置,利用大语言模型进行设计点优化,得到优化后设计点;通过比较所述优化后设计点与帕累托最优解集中的设计点,更新帕累托最优解集;当优化进程满足第一预设条件时,根据当前的帕累托最优解集,确定目标微架构配置;当优化进程不满足所述第一预设条件时,将所述优化后设计点作为新的初始设计点,并返回执行所述利用大语言模型进行设计点优化的步骤。本申请实施例提供的技术方案能够降低芯片设计成本,提升芯片设计效率。