基于FPGA的C模式应答信号解码优化算法及其TACAN和DME脉冲抑制实现

AITNT-国内领先的一站式人工智能新闻资讯网站
# 热门搜索 #
基于FPGA的C模式应答信号解码优化算法及其TACAN和DME脉冲抑制实现
申请号:CN202510328502
申请日期:2025-03-19
公开号:CN120122078A
公开日期:2025-06-10
类型:发明专利
摘要
本发明公开了一种基于FPGA的C模式应答信号解码优化算法及其TACAN和DME脉冲抑制实现,并引入了TACAN和DME脉冲抑制功能。该算法通过高速数字下变频处理接收到的A/C模式应答信号,结合基带信号的幅值、时间、位置信息和脉宽信息,利用FPGA的并行处理能力和低延迟优势,快速而准确地解析应答信号中的框架信息、高度码信息和置信度信息。同时,通过有效抑制TACAN和DME系统引起的干扰脉冲,进一步提高了解码精度,避免了误码和虚假目标的产生。在处理过程中,通过应答时延测试可以计算出入侵飞机的距离,从而提高目标的定位精度。本发明通过硬件加速,实现了在高密度空域中的实时信号处理,突破了传统系统无法实时并行处理的瓶颈,显著提升了空中交通管制系统的信号解码能力,确保了在复杂环境下的高效、准确的目标解码。通过RGS‑2000NG以及Matlab仿真验证,实验结果表明,本算法在真实场景中大幅提高了C模式应答解码的正确率。
技术关键词
框架 算法 模式 模拟真实场景 实时信号处理 空中交通管制 解码精度 正确率 脉冲特征 幅值 信息码 飞机 高密度 动态 时延 瓶颈 噪声