基于FPGA的复用信号并行解复用方法、解复用均衡器
申请号:CN202510411658
申请日期:2025-04-02
公开号:CN120358114A
公开日期:2025-07-22
类型:发明专利
摘要
本发明提供一种基于FPGA的复用信号并行解复用方法、解复用均衡器,包括:接收来自高速链路的多路串行的复用信号,对接收到的多路串行的复用信号进行过采样处理,对每一路完成过采样处理的串行的复用信号做并行化处理;输入每一路完成并行化处理的信号到蝶形均衡解复用模块中,利用蝶形均衡解复用模块周期性更新的抽头系数对输入进行均衡处理,CMA算法进行解复用处理得到对接收到对复用信号解复用的输出信号;按照预设比例依次间隔选取蝶形均衡解复用模块的输出信号,结合选取的输出信号和相应的输入信号计算抽头系数累积误差向量;按照CMA算法的迭代步长,基于抽头系数累积误差向量更新所述蝶形均衡解复用模块的抽头系数。
技术关键词
解复用模块
抽头系数
累积误差
滤波器
解复用方法
均衡器
梯度算法
计算误差信号
误差函数
展开式
周期性
模式
指数
链路
数据模块
开发板