一种高密度多层导通结构及其制备方法
# 热门搜索 #
大模型
人工智能
openai
融资
chatGPT
AITNT公众号
AITNT APP
AITNT交流群
搜索
首页
AI资讯
AI技术研报
AI监管政策
AI产品测评
AI商业项目
AI产品热榜
AI专利库
寻求报道
一种高密度多层导通结构及其制备方法
申请号:
CN202510445455
申请日期:
2025-04-10
公开号:
CN120497245A
公开日期:
2025-08-15
类型:
发明专利
摘要
本发明公开了一种高密度多层导通结构及其制备方法,属于半导体功率产品封装设计领域。具体包括,基板,基板顶面金属层上压合若干金属层和/或基板底面金属层上压合若干金属层;相邻金属层之间通过若干铜凸块连接,相邻金属层之间的空隙处填充有绝缘材料。本发明具备较广泛的适用性,可用于高阶高密度互连板、埋嵌式芯片板等,其可以显著简化生产流程,通过提升互连结构参数一致性,为高频信号传输与高密度线路板的高可靠性封装需求提供创新解决方案。
技术关键词
芯片底座
基板
绝缘材料
高可靠性封装
电镀
高密度线路板
铜膏
高阶高密度
简化生产流程
逻辑电路
互连结构
蚀刻
空隙
正面
半导体
油墨
功率
参数