基于动态时钟相位补偿的JESD204B多设备确定性延迟同步系统及方法
申请号:CN202510452938
申请日期:2025-04-11
公开号:CN120263379A
公开日期:2025-07-04
类型:发明专利
摘要
本发明涉及高速数字接口技术领域,且公开了基于动态时钟相位补偿的JESD204B多设备确定性延迟同步系统及方法,包括:主节点:生成并动态分配时钟信号,构建动态时钟树结构;从设备:通过分布式补偿机制实现级联误差消除;动态相位补偿引擎:采用混合式相位检测架构,结合数字时间数字转换器(TDC)与模拟锁相环(PLL);环境参数补偿模块:实时采集温度、电压和运行时长,通过公式Δφ=α*(T‑T0)+β*(V‑V0)+γ*Δt计算相位补偿量。本发明在同步精度上,能实现单设备相位误差≤±200ps,有效满足严苛场景需求,其环境适应能力强,可克服传统固定补偿缺陷,通过从设备分布式补偿,能高效抑制级联误差累积,在实时性方面,在线校准模块可在不中断业务下实时校准。
技术关键词
时钟树结构
在线校准
动态
时间数字转换器
模拟锁相环
相位误差
主节点
级联
数字接口技术
时钟分配网络
LSTM神经网络
同步方法
模糊逻辑算法
时间敏感网络
延迟线
机制