摘要
本发明涉及一种基于大语言模型的硬件描述语言生成方法及系统,其方法,包括如下步骤:S1、采用大语言模型生成初始数字电路设计代码;S2、对初始数字电路设计代码进行语法验证,得到语法验证信息;S3、根据语法验证信息修正初始数字电路设计代码,得到修正数字电路设计代码;S4、对修正数字电路设计代码进行仿真验证,得到仿真验证信息;S5、根据仿真验证信息判断是否需要优化大语言模型,若是,则优化大语言模型并在优化大语言模型后返回执行步骤S1;若否,则输出修正数字电路设计代码,并将修正数字电路设计代码存储至样本数据库;本发明构建了"生成‑验证‑优化"闭环架构,降低了代码错误率。