一种基于FPGA和ARM架构的目标识别及图像压缩传输系统
申请号:CN202510866070
申请日期:2025-06-26
公开号:CN120529092A
公开日期:2025-08-22
类型:发明专利
摘要
本发明提出了一种基于FPGA和ARM架构的目标识别及图像压缩传输系统,属于图像处理领域。解决了单ARM处理大分辨率图像并传输图像时对于分辨率和帧频会出现一定的损失可靠性低的问题。它包括ARM处理器,接收主控模块发送的更新模板数据指令,并发送图像数据给主控模块;FPGA芯片,通过PCIE结构与ARM相连,接收ARM处理器发送的控制信息,并发送模板数据和图像数据给ARM处理器;相机,采集图像数据,并发送给FPGA芯片;模板注入模块,接收FPGA芯片发送的更新注入模板指令,并转换协议数据,发送回FPGA芯片。它主要用于视频图像的采集显示、目标识别及图像压缩传输领域。
技术关键词
读写控制模块
图像压缩
FPGA芯片
MIPI协议
PCIE结构
主控模块
解码模块
模板
数据发送模块
处理器
识别模块
分辨率
相机
指令
图像处理
时序