一种基于芯片最小功能单元动态重组的数据处理运行方法及系统
申请号:CN202510879186
申请日期:2025-06-27
公开号:CN120994361A
公开日期:2025-11-21
类型:发明专利
摘要
本发明公开了一种基于芯片最小功能单元动态重组的数据处理运行方法及系统,属于芯片信息处理技术领域。本发明提方法,包括:确定CPU的环境状态及CPU内各计算单元的功耗变化状态;基于所述CPU的环境状态及CPU内各计算单元的功耗变化状态,对CPU各计算单元进行多目标优化重组,确定优化重组目标;基于所述优化重组目标,构建融合动态重组映射与预测性资源调度的FPGA物理层优化架构,并基于所述FPGA物理层优化架构,对CPU各功能单元进行动态配置;在进行动态配置后,执行数据的处理运行。本发明提高了芯片数据交互的可靠性和降低数据传输的处理时间,可实现大量数据的可靠信息处理与交互。
技术关键词
动态
卷积神经网络加速
智能分区管理
片上网络架构
功耗
Softmax函数
可编程逻辑阵列
静态随机存储器
数据迁移
决策树分类器
芯片信息处理技术
波分复用技术
分布式布局
逻辑门
缓存命中率
拥塞信息
存储单元
存储控制器
周期
均衡算法