芯片设计中的数据流并行加速处理方法及系统
# 热门搜索 #
大模型
人工智能
openai
融资
chatGPT
AITNT公众号
AITNT APP
AITNT交流群
搜索
首页
AI资讯
AI技术研报
AI监管政策
AI产品测评
AI商业项目
AI产品热榜
AI专利库
寻求报道
芯片设计中的数据流并行加速处理方法及系统
申请号:
CN202511023137
申请日期:
2025-07-24
公开号:
CN120909781A
公开日期:
2025-11-07
类型:
发明专利
摘要
本发明提供芯片设计中的数据流并行加速处理方法及系统,涉及芯片设计技术领域,包括通过预设规模分块数据流,建立算力分级的计算资源池和访问速度分级的存储资源池,实现存储资源与计算任务的优化分配;划分并行处理单元,确定数据处理顺序;设置共享缓存区域建立分布式缓存同步网络,基于缓存标识符和Lamport逻辑时钟机制实现同步控制;生成资源竞争度矩阵,根据访问热度图谱重新编排任务。本发明提高了芯片处理数据流的效率和资源利用率,减少了资源竞争冲突。
技术关键词
并行处理单元
强连通分量
标识符
时序依赖关系
时钟
数据项
控制数据访问权限
逻辑
矩阵
计算机程序指令
饱和度
加速度
生成资源
缓存数据同步
图谱
流水线
数据访问模式
芯片设计技术