一种基于可重构硬件的并行处理器动态资源分配系统及方法
申请号:CN202511048560
申请日期:2025-07-29
公开号:CN120994369A
公开日期:2025-11-21
类型:发明专利
摘要
本发明公开一种基于可重构硬件的并行处理器动态资源分配系统及方法,涉及计算机芯片技术领域,系统包括:工作负载监测模块,负责实时监测并行处理器所处理任务的工作负载类型及资源需求,通过识别任务类型与资源需求,将监测结果反馈至资源分配控制模块;资源分配控制模块,负责基于工作负载监测模块的反馈信息生成相应的资源分配控制信号,对可重构硬件模块进行动态配置;可重构硬件模块,负责通过由可编程逻辑器件构成的多个可重构单元,依据不同工作负载动态重构功能与连接方式,实现对多样化任务的高效适配;数据缓存与传输模块,负责跨模块的数据流转与全局数据存储。本发明可以精准适配不同任务需求,提升资源利用率。
技术关键词
动态资源分配系统
并行处理器
资源分配控制
可重构硬件
可重构单元
监测模块
多级缓存结构
资源分配策略
静态随机存取存储器
动态随机存取存储器
传输模块
数据传输需求
可编程逻辑器件
数据传输接口
动态资源分配方法
数据访问
计算机芯片技术