摘要
本发明公开一种基于204B的多芯片异步模式的数据同步方法,属于通信领域。对于通过jesd204b连接的集成多个芯片的ADC/DAC的高速采集系统,本发明通过将sample clock时钟域的sysref和数据顺序关系打包固化后转移到frame clock时钟域后再解包和绑定lmfc,之后注错重传,实现多片间的数据同步。本发明解决了sample clock时钟和frame clock时钟需要有确定性关系要求的限制,运用弹性缓冲器实现多片数据同步。对于运用jesd204b连接的多片ADC/DAC的高速采集系统,该方法使系统具有更大灵活性,对优化芯片ADC/DAC容量,提升带宽利用率几方面都会带来有益的效果。